티스토리 뷰
7.1.0 소자 축소화 가격, 속도 및 전력 소모
> 1965년 이후 45년 동안 ㅇ반도체 메노리 1 Bit 당 가격은 1 억 배 감소했다.
> 논리 게이트 가격도 유사하게 급락했다.
> 가격 감소의 큰 이유는 축소화이다 (Miniaturization).
> 고든 무어 (Gordon Moore)는 하나 칩 위에 있는 소자 수는 18~24개월 마다 2배가 된다고 확인하였다.
> 이런 증가 추세를 무어의 법칙이라고 한다.
> 소자의 선폭은 기술 세대에 따라 줄어든다 이를 기술 노드 (Technology Node)라고 한다.
> 기술 노드가 증가할 때 선폭은 일반적으로 70%가 감소한다.
> 선폭이 70%가 감소하면 면적은 1.49 즉 50%가 감소한다.
> 면적이 반으로 줄면 2배 많이 회로를 제작할 수 있어 회로 하나당 가격은 크게 줄어든다.
> 선폭과 더불어 Gate 산화막 두께와 같이 다른 변수들도 Scaling에 따라 줄어든다.
> 축소가 될수록 Transistor의 전류 밀도가 증가한다. (I/W)
> 더 작은 Transistor와 배선 Line은 Capacitance를 감소 시키고 RC Delay 또한 감소하여 회로 지연시간을 감소시킨다.
> Scaling으로 인해 소자의 구동 전압이 낮아지면서 전력 소모를 줄일 수 있다.
반응형
'Semiconductor(반도체)' 카테고리의 다른 글
7.1 소자 축소화 가격, 속도 및 전력 소모3 (0) | 2024.08.16 |
---|---|
7.1 소자 축소화 가격, 속도 및 전력 소모2 (0) | 2024.08.10 |
6.16 SRAM, DRAM, 비휘발성 (플래쉬) 메모리 소자들4 (0) | 2024.08.01 |
6.16 SRAM, DRAM, 비휘발성 (플래쉬) 메모리 소자들3 (0) | 2024.07.20 |
6.16 SRAM, DRAM, 비휘발성 (플래쉬) 메모리 소자들2 (0) | 2024.07.04 |
반응형
공지사항
최근에 올라온 글
최근에 달린 댓글
- Total
- Today
- Yesterday
링크
TAG
- 쇼트키
- Optic Fiber
- Energy band diagram
- EBD
- 열전자 방출
- fermi level
- Depletion Layer
- MOS
- C언어 #C Programming
- channeling
- Reverse Bias
- Pinch Off
- Donor
- semiconductor
- 광 흡수
- Blu-ray
- 반도체
- CD
- Diode
- pn 접합
- Semicondcutor
- Thermal Noise
- Solar cell
- 문턱 전압
- Laser
- 양자 웰
- Fiber Optic
- Acceptor
- Charge Accumulation
- PN Junction
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | 3 | 4 | 5 | ||
6 | 7 | 8 | 9 | 10 | 11 | 12 |
13 | 14 | 15 | 16 | 17 | 18 | 19 |
20 | 21 | 22 | 23 | 24 | 25 | 26 |
27 | 28 | 29 | 30 |
글 보관함