본문 바로가기 메뉴 바로가기

DWD

프로필사진
  • 글쓰기
  • 관리
  • 태그
  • 방명록
  • RSS

DWD

검색하기 폼
  • 분류 전체보기 (132)
    • Semiconductor(반도체) (129)
    • Investment (9)
    • Machine Learning 입문 (12)
  • 방명록

PFET (1)
6.2 상보형 MOS(CMOS 기술) (COMPLEMENTARY MOS (CMOS) TECHNOLOGY

6.2.0 상보형 MOS(CMOS 기술) > MOSFET의 기본적인 공정 순서는 다음과 같다.   > Trend 영역 Etch - 산화막 CVD - CMP 평탄화 - 산화막 &  Poly Si 증착 - Gate Photo Patterning - Source Drain IIP.   > 그림 6.3 (a)는 N Channel MOSFET 또는 NFET, NMOS라고 한다.   > NFET의 전도되는 채널이 전자로 구성되어 있어 N 형이라고 하며 PFET은 정공으로 되어있어 P 형 채널의 소자이다.   > 게이트와 드레인의 가해지는 전압은 Vg, Vd이며 0V와 공급전압 Vdd 사이의 범위를 갖는다.   > NFET의 Body는 0V가 걸리고 PFET의 Body는 Vdd에 연결되어 PN 접합은 항상 역전압으로..

Semiconductor(반도체) 2024. 1. 9. 20:22
이전 1 다음
이전 다음
반응형
공지사항
최근에 올라온 글
최근에 달린 댓글
Total
Today
Yesterday
링크
TAG
  • PN Junction
  • Fiber Optic
  • 열전자 방출
  • Reverse Bias
  • 반도체
  • Acceptor
  • Optic Fiber
  • EBD
  • Blu-ray
  • Charge Accumulation
  • Energy band diagram
  • 광 흡수
  • Solar cell
  • fermi level
  • 양자 웰
  • Thermal Noise
  • C언어 #C Programming
  • 쇼트키
  • semiconductor
  • pn 접합
  • MOS
  • 문턱 전압
  • CD
  • Diode
  • Depletion Layer
  • Pinch Off
  • Laser
  • channeling
  • Donor
  • Semicondcutor
more
«   2025/06   »
일 월 화 수 목 금 토
1 2 3 4 5 6 7
8 9 10 11 12 13 14
15 16 17 18 19 20 21
22 23 24 25 26 27 28
29 30
글 보관함

Blog is powered by Tistory / Designed by Tistory

티스토리툴바