6.7 CMOS 인버터 - 회로의 예 (CMOS INVERTER—A CIRCUIT EXAMPLE) (3)
6.7.3 전력 소모 > 소자 설계의 중요한 목표 중 하나는 회로의 전력 소모를 최소화하는 것이다. > 각각의 스위칭에서 전하 Q(CVdd)는 전원공급기로부터 부하 C로 전달된다. > 초당 전원공급에로부터 나오는 전하는 kCVddf로 표현될 수 있고 평균 전류이다. > f는 클록의 주파수이고 k( 동적 계수는 주어진 회로에서 매번 클록 사이클마다 스위칭이 항상 되지 않는다라는 것을 나타낸다. > 동적 전력(Dynamic Power)는 평균 전류에 전압을 곱한 값이다. > 동적 전력은 인버터가 스위칭 되는 동안의 전력 소모가 이루어지게 된다. > 전력 소모를 줄이기 위해선 Vdd를 낮추고 회로의 모든 C를 최소화 그리고 k를 줄이면 감소시켜야 한다. > 트랜지스터의 L과 W를 줄이면 C가 감소하고 Chip..
Semiconductor(반도체)
2024. 4. 14. 11:01
반응형
공지사항
최근에 올라온 글
최근에 달린 댓글
- Total
- Today
- Yesterday
링크
TAG
- 반도체
- PN Junction
- 양자 웰
- Donor
- MOS
- Depletion Layer
- Fiber Optic
- Blu-ray
- EBD
- channeling
- Optic Fiber
- Thermal Noise
- pn 접합
- Energy band diagram
- 광 흡수
- Laser
- CD
- Pinch Off
- C언어 #C Programming
- semiconductor
- Solar cell
- fermi level
- Reverse Bias
- Charge Accumulation
- Diode
- 쇼트키
- Semicondcutor
- 열전자 방출
- 문턱 전압
- Acceptor
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | |||||
3 | 4 | 5 | 6 | 7 | 8 | 9 |
10 | 11 | 12 | 13 | 14 | 15 | 16 |
17 | 18 | 19 | 20 | 21 | 22 | 23 |
24 | 25 | 26 | 27 | 28 | 29 | 30 |
글 보관함