본문 바로가기 메뉴 바로가기

DWD

프로필사진
  • 글쓰기
  • 관리
  • 태그
  • 방명록
  • RSS

DWD

검색하기 폼
  • 분류 전체보기 (132)
    • Semiconductor(반도체) (129)
    • Investment (9)
    • Machine Learning 입문 (12)
  • 방명록

Noise Margin (1)
6.7 CMOS 인버터 - 회로의 예 (CMOS INVERTER—A CIRCUIT EXAMPLE) (1)

6.7.1 전압 전달 특성(VTC) > CMOS 인버터의 NFET와 PFET의 IV 특성은 그림 6.13 (b)와 같다. > NFET와 PFET의 IV 특성이 동일한 대칭이라고 가정하면 VdsP = Vout - 2V, VdsN = Vout이다. > Vout을 기준으로 다시 그리면 그림 6.13 (c) 와 같다. > Vin = 0V에 해당하는 두 곡선은 Vout = 2V에서 만나고 Vin = 0V는 약 Vout = 1.9V에서 만난다, (Vin은 점선, 실선) > 이렇게 만나는 점을 모두 표현하면 그림 6.14와 같은 곡선으로 표현되고 전압 전달 곡선 (Voltage Transfer Curve)라고 한다. > VTC는 디지털 회로의 잡음 여유(Noise Margin)을 보여준다. > NFET의 Vt 값에 ..

Semiconductor(반도체) 2024. 3. 3. 12:04
이전 1 다음
이전 다음
반응형
공지사항
최근에 올라온 글
최근에 달린 댓글
Total
Today
Yesterday
링크
TAG
  • pn 접합
  • Donor
  • Solar cell
  • 열전자 방출
  • Charge Accumulation
  • 반도체
  • 양자 웰
  • Laser
  • PN Junction
  • MOS
  • Depletion Layer
  • CD
  • C언어 #C Programming
  • 쇼트키
  • Energy band diagram
  • Acceptor
  • semiconductor
  • Reverse Bias
  • Semicondcutor
  • channeling
  • EBD
  • Thermal Noise
  • Blu-ray
  • Diode
  • Fiber Optic
  • 문턱 전압
  • 광 흡수
  • fermi level
  • Optic Fiber
  • Pinch Off
more
«   2025/06   »
일 월 화 수 목 금 토
1 2 3 4 5 6 7
8 9 10 11 12 13 14
15 16 17 18 19 20 21
22 23 24 25 26 27 28
29 30
글 보관함

Blog is powered by Tistory / Designed by Tistory

티스토리툴바